您好,欢迎来到维库仪器仪表网 网站登录 | 免费注册 | 忘记密码

手机访问

一种基于FPGA的高速误码测试仪的设计

类别:解决方案      出处:维库仪器仪表网      发布于:2020-12-04 11:51:27 | 638 次阅读

    误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪,基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。


    基于FPGA的告诉误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了系统功能扩展性和系统的集成度,使得各个功能模块在不改动硬件电路的情况下可以相应变化。


    在发送端发送M序列作为测试数据,其测试速度可达到155MB/S。


    由于将其物理层上的各种协议层得功能集中到FPGA内部实现,减少了硬件和软件的复杂度,并且缩短了系统的开发周期,具有可生气的特点。

全年技术资料征稿

稿件以电子文档的形式交稿,欢迎大家砸稿过来哦!

联系邮箱:3342987809@qq.com

版权与免责声明

凡本网注明“出处:维库仪器仪表网”的所有作品,版权均属于维库仪器仪表网,转载请必须注明维库仪器仪表网,http://www.hi1718.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。